Stage Ingénieur Implémentation Physique Digitale
Sujet : validation d'un flow d'implémentation physique, migration vers une autre technologie et comparaison des résultats
En Bref :
Mots clefs : Digital IC, Implémentation, Verilog/SystemVerilog,Tcl,Python
Compétences : double compétence d'implémentation physique et développement de circuit intégré
Compétences acquises en fin de stage :
- Synthèse topographique, analyse statique de timing et vérification formelle
- Maîtrise de la configuration technologie des outils.
- Collaboration en environnement multiculturel au sein d’une équipe d’experts en R&D
Description
Au sein du département R&D, vous contribuerez, en collaboration avec les membres de l’équipe, à la validation d'un flot de synthèse physique. Vous devez comprendre toutes les étapes du flot, les tester avant de modifier la technologie pour pouvoir analyser les différences.
Ce stage vous permettra de travailler sur des problématiques d’implémentation physique et de vérification en lien direct avec les standards du semiconducteur, tout en évoluant dans un environnement technique de haut niveau basé en région Parisienne.
Responsabilités
Votre mission sera de :
- Analyser et comprendre un flot d'implémentation physique d'un sous-système
- Extraction des résultats
- Migration et validation vers une autre technologie
- Extraction et comparaison des résultats
Profil recherché :
Vous êtes en dernière année d’une école d’ingénieurs ou d’un cursus universitaire niveau Bac+5 avec une spécialisation en microélectronique. Vous avez une bonne compréhension des langages HDL (Verilog ou SystemVerilog) ainsi que des langages TCL et python
Une connaissance des bonnes pratiques d’outils de gestion de code (GIT) est appréciée.
La société évoluant dans un environnement multiculturel, l’anglais courant est vivement recommandé