Ingénieur Sécurité Fonctionnelle (H/F)
Localisation : Sophia Antipolis , France
Arteris connecte l’innovation
Notre technologie aide les entreprises les plus visionnaires au monde — des startups aux leaders du Fortune 500 à concevoir des semi-conducteurs plus intelligents et plus performants, notamment des SoC et des chiplets.
De la voiture que vous conduisez à l’IA dans le cloud, Arteris connecte les technologies innovantes qui façonnent le monde de demain.
Votre rôle en tant qu’Ingénieur Sécurité Fonctionnelle chez Arteris
Souhaitez-vous contribuer à l’ossature de certains des SoC les plus utilisés au monde ?
En tant qu’Ingénieur Sécurité Fonctionnelle chez Arteris, vous jouerez un rôle clé dans le développement et la compilation des livrables de sécurité fonctionnelle conformes à la norme ISO 26262 pour nos IP semi-conducteurs. Votre mission portera principalement sur les exigences de sécurité fonctionnelle matérielle ainsi que sur les analyses de sécurité (FMEA, FMEDA, DFA).
Vous travaillerez en étroite collaboration avec les équipes d’architecture, de conception et de vérification afin de définir et mettre en œuvre des mécanismes de sécurité matériels adaptés, aux niveaux architecture et micro-architecture, pour garantir la conformité aux exigences de sécurité technique.
Vous contribuerez également aux activités d’injection de fautes, à leur planification ainsi qu’à l’analyse des résultats.
Responsabilités clés
- Être le/la référent(e) Sécurité Fonctionnelle au sein des équipes IP pour l’ensemble des produits IP matériels liés à la sécurité
- Définir et contribuer aux exigences de sécurité fonctionnelle matérielle et aux exigences de sécurité technique
- Collaborer avec les architectes, concepteurs et responsables de la vérification afin d’intégrer les exigences de sécurité dans les conceptions
-
Assurer la traçabilité des exigences à l’aide d’outils tels que Jama Software, Atlassian Jira et de documents structurés (ex. Adobe Structured FrameMaker)
- Réaliser les analyses de sécurité (FMEA, FMEDA, DFA) et rédiger les rapports associés
- Accompagner les équipes IP dans le choix des mécanismes de sécurité matériels appropriés aux niveaux architecture et micro-architecture
- Compiler et maintenir le Safety Case IP ainsi que le Safety Manual
- Réaliser des analyses d’impact sécurité fonctionnelle suite aux demandes de modification de conception
- Piloter les révisions du Safety Plan, du Technical Safety Concept et des hypothèses SEooC
Profil recherché
Qualifications requises
- Solides compétences en conception et architecture numérique, avec une approche structurée et orientée processus
- Minimum 5 ans d’expérience (ou équivalent) en architecture, conception et vérification/validation de SoC et systèmes
- Bonne compréhension des micro-architectures
- Minimum 3 ans d’expérience en sécurité fonctionnelle dans le domaine des semi-conducteurs
- Excellente maîtrise de la norme ISO 26262
- Connaissances de base des architectures ARM et des protocoles AMBA (APB, AXI, ACE, CHI)
- Expérience avec les outils EDA standards de l’industrie (synthèse logique, simulation pilotée par la couverture)
Atouts appréciés
- Expérience pratique avec des outils d’injection de fautes
- Participation à des projets SoC ou IP certifiés sécurité
Formation
- Diplôme d’ingénieur, Master ou Doctorat en électronique, informatique, microélectronique ou domaine connexe, ou expérience professionnelle équivalente
Rémunération
Salaire de base estimé : 55 000 € à 70 000 € brut annuel.
La rémunération finale sera déterminée en fonction du lieu, de l’expérience et de l’équité interne pour des postes similaires.
À propos d’Arteris
Arteris est un leader mondial des System IP pour semi-conducteurs, permettant d’accélérer la conception de silicium haute performance et basse consommation. Les solutions Network-on-Chip (NoC) d’Arteris et ses logiciels d’automatisation de l’intégration SoC sont utilisés par les plus grandes entreprises technologiques afin d’améliorer les performances, la productivité des équipes d’ingénierie, de réduire les risques et les coûts, et d’accélérer la mise sur le marché de conceptions complexes.
Functional Safety Engineer (H/F)
Localisation : Sophia Antipolis , France
Arteris connects innovationOur technology helps the world’s most visionary companies—from startups to Fortune 500 leaders—build smarter, faster semiconductors, specifically SoCs and chiplets. From the car you drive to the AI in the cloud, Arteris connects the innovative technology that shapes tomorrow.
What You’ll Do as a Functional Safety Engineer at Arteris
Do you want to contribute to the backbone of some of the world’s most popular SoCs?
As a Functional Safety Engineer at Arteris, you will play a key role in the development and compilation of ISO 26262 functional safety work products for our semiconductor IP. Your focus will be on hardware functional safety requirements and safety analyses (FMEA, FMEDA, DFA).
You will work closely with architecture, design, and verification teams to define and implement appropriate hardware safety mechanisms at both architecture and microarchitecture levels, ensuring compliance with Technical Safety Requirements. You will also support fault injection activities, contributing to planning, execution, and results reviews.
Key Responsibilities
- Act as the lead Functional Safety Engineer within the IP team for all safety-related semiconductor design IP products
- Define and contribute to Hardware Functional Safety Requirements and Technical Safety Requirements
- Collaborate with architects, designers, and design verification leaders to define and implement functional safety requirements in the design
- Ensure requirements traceability using tools such as Jama Software, Atlassian Jira, and structured documentation (e.g. Adobe Structured FrameMaker)
- Create and maintain Safety Analyses including FMEA, FMEDA, and DFA, and prepare associated safety reports
- Support IP teams in selecting appropriate hardware safety mechanisms at architecture and microarchitecture levels
- Compile and maintain the IP Safety Case and Safety Manual
- Perform functional safety impact analyses in response to design change requests
- Lead revisions of the Design Safety Plan, Technical Safety Concept, and SEooC Assumptions
What You Bring
Required Qualifications
- Strong digital design and architecture skills, with a structured and process-oriented mindset
- 5+ years of experience (or equivalent) in SoC and system architecture, design, and verification/validation
- Solid understanding of micro-architectures
- 3+ years of experience in Functional Safety for semiconductor applications
- Deep knowledge of ISO 26262 functional safety standards
- Basic understanding of ARM architectures and AMBA protocols (APB, AXI, ACE, CHI)
- Experience with industry-standard EDA tools (logic synthesis, coverage-driven simulation)
Preferred Qualifications
- Hands-on experience with fault injection tools
- Prior exposure to safety-certified IP or SoC development projects
Education Requirements
- Master’s degree or PhD in Electrical Engineering, Computer Engineering, or a related field, or equivalent professional experience
Compensation
Estimated Base Salary: €55,000 to €70,000 annually.
Final compensation will be determined based on location, experience, and internal pay equity for similar roles.
About Arteris
Arteris is a global leader in system IP used in semiconductors to accelerate the creation of high-performance, power-efficient silicon. Arteris’ Network-on-Chip (NoC) interconnect IP and system-on-chip (SoC) integration automation software are used by the world’s top semiconductor and technology companies to improve performance, engineering productivity, reduce risk, lower costs, and bring complex designs to market faster.
With over 280 team members headquartered in Silicon Valley and offices around the world, we work with startups and global technology leaders alike to build the next generation of electronic products. We believe in people, purpose, and impact. Join us and help shape what comes next.