Engineering Manager – Logiciel EDA (H/F)
Localisation : Paris (Hybride – présence 2 jours par semaine sur site, le reste du temps en télétravail).
Arteris connecte l’innovation
Arteris accompagne les équipes d’ingénierie et de conception des entreprises les plus innovantes au monde pour connecter et intégrer les systèmes sur puce (SoC) nécessaires aux transformations technologiques de demain.
Si vous avez utilisé un smartphone, conduit une voiture électrique ou allumé une télévision intelligente, vous avez déjà fait l’expérience de technologies auxquelles Arteris contribue. Et lorsque ce n’est pas entre vos mains, c’est probablement dans un drone, un satellite ou dans le cloud d’un centre de données.
Votre rôle en tant qu’Engineering Manager chez Arteris
Nous recherchons un·e Engineering Manager expérimenté·e et motivé·e pour piloter le développement d’une solution logicielle EDA de pointe, dédiée à l’automatisation de l’assemblage et de l’intégration de SoC de grande taille et à forte complexité.
À ce poste, vous serez au cœur de l’innovation dans l’industrie des semi-conducteurs, en encadrant une équipe d’ingénieurs logiciels et matériels afin de livrer des outils scalables, performants et à l’état de l’art, permettant d’accélérer et de simplifier la création de SoC.
Vous jouerez un rôle clé dans le pilotage des activités de développement et de vérification du produit Magillem Connectivity, tout en promouvant une culture d’agilité, d’excellence technique et d’amélioration continue.
Responsabilités clés
Management d’équipe et leadership
- Encadrer et animer une équipe de développement logiciel travaillant sur un produit EDA dédié à l’assemblage d’IP, la génération d’interconnexions et l’automatisation de l’intégration
- Accompagner la montée en compétences des membres de l’équipe via du mentorat, des revues de code et du support au développement de carrière
- Favoriser une culture collaborative axée sur la qualité, la fiabilité et l’expérience client
- Définir et promouvoir des bonnes pratiques, des standards de développement et des patterns réutilisables
Développement, vérification et livraison
- Concevoir et implémenter des systèmes modulaires, extensibles et hautes performances pour les workflows de conception SoC à grande échelle
- Développer et maintenir un framework de vérification automatisé et scalable, maximisant la couverture de tests tout en maîtrisant les coûts
- Assurer le pilotage opérationnel des projets : répartition des tâches, suivi des jalons et livraison de fonctionnalités dans les délais et avec un haut niveau de qualité
- Garantir un code documenté, maintenable et conforme aux standards de l’industrie
- Améliorer en continu l’efficacité et la robustesse des processus d’ingénierie
Collaboration transverse
- Coordonner les travaux avec les autres équipes d’ingénierie afin d’aligner les besoins front-end, registres et priorités d’intégration
- Travailler en étroite collaboration avec les équipes Project Management, Product Management et Customer Success pour livrer les prochaines releases dans les délais
- Collaborer avec les Product Engineers et Architectes afin d’anticiper les évolutions fonctionnelles et techniques
Profil recherché
Qualifications requises
- Minimum 10 ans d’expérience dans l’industrie des semi-conducteurs, en tant qu’ingénieur développement ou vérification et en tant que manager d’équipe d’ingénierie
- Excellente maîtrise des langages Java, C++ et Python, avec capacité à contribuer au code et à effectuer des revues
- Expertise approfondie des langages et méthodologies RTL (VHDL, Verilog, SystemVerilog, SystemC, UVM)
- Bonne connaissance du standard IP-XACT pour la conception d’IP intégrées
- Solide background en architecture logicielle, patterns de conception, structures de données, algorithmes et programmation orientée objet
- Bonne maîtrise des méthodologies agiles
- Excellentes compétences en communication, leadership et résolution de problèmes
- Curiosité, rigueur et forte orientation résultats
Formation
- Licence, Master ou Doctorat en électronique, informatique ou domaine connexe
Langues
- Français et anglais courants
Rémunération
Fourchette salariale : 70 000 € à 90 000 € brut annuel, selon l’expérience et les qualifications.
À propos d’Arteris
Arteris est un leader mondial des solutions System IP, accélérant la conception et le développement de systèmes sur puce (SoC). Ses solutions Network-on-Chip (NoC) et ses technologies d’automatisation de l’intégration SoC améliorent les performances, réduisent la consommation énergétique et accélèrent la mise sur le marché.
Avec plus de 250 collaborateurs dans le monde et un siège en Silicon Valley, Arteris est un acteur clé de l’innovation SoC, au service aussi bien des startups que des leaders technologiques mondiaux.
Engineering Manager – EDA Software (H/F)
Location: Paris, France (Hybrid – 2 days per week on site, the remaining time working remotely).
Arteris connects innovation
Arteris enables the engineering and design teams of the world’s most innovative companies to connect and integrate the system-on-chip (SoC) technologies required for future transformations.
If you’ve held a smartphone, driven an electric car, or turned on a smart TV, you’ve already experienced what we do at Arteris. When it’s not in your hands, our technology is likely flying overhead in a drone, orbiting in a satellite, or running in the cloud of a data center.
What You’ll Do as an Engineering Manager at Arteris
We are seeking a highly skilled and motivated Engineering Manager to lead the development of a cutting-edge EDA software solution focused on automating the assembly and integration of large, complex SoCs.
In this role, you will be at the forefront of innovation in the semiconductor industry, managing a team of software and hardware engineers to deliver scalable, high-performance, and state-of-the-art tools that streamline and accelerate SoC creation.
You will play a critical role in leading the development and verification activities of the Magillem Connectivity product, while fostering a culture of technical excellence, agility, and continuous improvement.
Key Responsibilities
Team Leadership & Management
- Lead and manage a software development team building an EDA product for IP assembly, interconnect generation, and integration automation
- Mentor and grow team members through technical guidance, code reviews, and career development support
- Foster a collaborative team culture focused on quality, reliability, and customer experience
- Establish reusable patterns, best practices, and coding standards to ensure consistency and maintainability
Development, Verification & Delivery
- Design and implement high-performance, modular, and extensible systems for large-scale SoC design workflows
- Develop and maintain a scalable, automated verification framework maximizing test coverage while controlling cost
- Ensure effective project execution: task allocation, milestone tracking, and on-time delivery of high-quality features
- Ensure the codebase is well-documented, maintainable, and compliant with industry standards
- Drive continuous improvements in engineering efficiency, robustness, and reliability
Cross-Functional Collaboration
- Coordinate with other engineering teams to align on front-end, register, and integration requirements
- Partner with Project Management, Product Management, and Customer Success teams to understand priorities and deliver upcoming releases on time
- Collaborate closely with Product Engineers and Architects to understand new features and technical directions
What You Bring
Required Qualifications
- 10+ years of industry experience in the semiconductor domain, including roles as a development or verification engineer and as an engineering manager
- Strong proficiency in Java, C++, and Python, with the ability to contribute to the codebase and perform code reviews
- Deep expertise in RTL design and verification methodologies and languages (VHDL, Verilog, SystemVerilog, SystemC, UVM)
- Solid understanding of the IP-XACT standard for IP-based SoC design
- Strong background in software architecture, design patterns, data structures, algorithms, and object-oriented design
- Good understanding of agile development methodologies
- Excellent communication, leadership, and problem-solving skills
- Curious, rigorous, results-oriented mindset
Education Requirements
- Bachelor’s, Master’s, or PhD in Electrical Engineering, Computer Engineering, or a related field
Languages
- Fluent in English and French
Compensation
Salary range: €70,000 – €90,000 per year, depending on experience and qualifications.
About Arteris
Arteris is a global leader in system IP solutions, accelerating SoC design and development. Its Network-on-Chip (NoC) interconnect IP and SoC integration automation technology improve performance, reduce power consumption, and speed time-to-market.
With 250+ employees worldwide and headquarters in Silicon Valley, Arteris drives innovation for startups and global technology leaders alike.