Principal Hardware Verification Engineer
Arteris enables engineering and design teams at the world’s most transformative brands to connect and integrate today’s system-on-chips (SoCs) that fuel modern innovation.
If you’ve held a smartphone, driven an electronic car, or powered up a smart TV, you’ve come in contact with what we do at Arteris. Here, the future is quite literally in your hands—and when it isn’t, chances are it is flying overhead in a drone, a satellite, or in the cloud at a datacenter!
As a Principal Hardware Verification Engineer at Arteris, you will be leading the development of next generation of Arteris IP solutions, enabling the design verification of extremely configurable digital interconnects.
We intend to revolutionize the way to design and verify SoC, and we are looking for engineering talents willing to expose themselves to new design and verification methodologies and ready to learn and grow their competences to both digital design verification and software development.
You will create innovative test benches in a powerful language that blends traditional RTL with leading-edge software to provide extremely configurable, testable, and high-quality solutions. You’ll be exposed to very last computing architecture and participate to the development of next generation interconnect networks.
You will join a proven-successful company and be able to shape the future of System on Chip design.
Key responsibilities:
-
Advanced UVM based test bench development and debugging.
-
Defining, documenting, developing, and executing RTL verification test/coverage at system level.
-
Performance verification and power-aware verification.
-
Triaging Regressions, Debugging RTL designs in Verilog and System Verilog.
-
Help improve and refine verification process, methodology, and metrics.
Experience requirements / qualifications:
Required:
-
10-12+ years of experience in SoC/IP digital design & verification.
-
Verification flow enhancements using SW programming languages.
-
Strong RTL (Verilog) and UVM/C test bench debugging skills.
-
Experience integrating vendor provided VIPs for unit and system level verification.
-
Excellent problem solving, strong communication and teamwork skills.
-
Self-driven, able to work with minimum supervision.
Desired:
-
Experience with Arm AMBA protocols.
-
Experience with digital HW generators, methodology and concept.
Education Requirements:
-
PhD or master’s degree in Computer Sciences or related field.
About Arteris:
Arteris is a leading provider of system IP for the acceleration of system-on-chip (SoC) development across today’s electronic systems. Arteris network-on-chip (NoC) interconnect IP and SoC integration automation technology enable higher product performance with lower power consumption and faster time to market, delivering better SoC economics so its customers can focus on dreaming up what comes next.
With over 250 employees with headquarters in Silicon Valley and offices around the globe, we are a catalyst for SoC innovation so companies ranging from startups to the biggest technology market leaders can effectively create new products with proven connectivity flexibility and ease. Learn more at arteris.com.
Notes:
Please provide resume in English.
Valid work permit in Poland or EU is required.
Główny inżynier ds. weryfikacji sprzętu
/ Lider zespołu ds. weryfikacji sprzętu
Arteris umożliwia zespołom inżynieryjnym i projektowym w najbardziej zaawansowanych na świecie firmach projektujących systemy elektroniczne na realizację złożonej komunikacji pomiędzy komponentami wirtualnymi IP i na integrowanie współczesnych układów typu system-on-chip (SoC), które leżą u podstaw nowoczesnych innowacji.
Ten, kto posiada smartfon, jeździł elektrycznym samochodem lub korzysta ze smart TV, zetknął się z tym, czym zajmuje się firma Arteris. Tutaj przyszłość znajduje się dosłownie w Twoich rękach, a jeśli tak nie jest, istnieje duże prawdopodobieństwo, że przeleci nad Tobą w dronie, satelicie lub samolocie, albo też sięgasz po nią wykorzystując zasoby w chmurze centrum danych!
Główny inżynier ds. weryfikacji sprzętu w firmie Arteris będzie kierować rozwojem komponentów systemowych i rozwiązań Arteris IP nowej generacji, umożliwiających weryfikację projektu konfigurowalnej infrastruktury połączeń cyfrowych.
Firma Arteris zamierza zrewolucjonizować sposób projektowania i weryfikacji SoC, dlatego poszukuje talentów inżynierskich, chcących współtworzyć nowe metodologie projektowania i weryfikacji oraz gotowych do nauki i poszerzania swoich kompetencji zarówno w zakresie cyfrowej weryfikacji projektów, jak i tworzenia oprogramowania.
Główny inżynier ds. weryfikacji projektów będzie opracowywał innowacyjne środowisko testowe w efektywnym języku programowania, który łączy tradycyjny RTL z najnowocześniejszym oprogramowaniem, aby zapewnić rozwiązania wysoce konfigurowalne, testowalne o wysokiej efektywności. Będzie także mieć kontakt z najnowszą architekturą systemów półprzewodnikowych i uczestniczyć w rozwoju nowej generacji komunikacji w złożonych systemach na chipie (SoC).
Firma Arteris buduje aktualnie zespół rozwojowy w Krakowie, główny inżynier ds. weryfikacji projektów będzie liderem jednej z grup projektowych w tym zespole.
Dołączając do firmy Arteris, odnoszącej sukcesy wśród największych firm projektujących najbardziej złożone systemy elektroniczne, osoba na tym stanowisku będzie mogła kształtować przyszłość projektowania System-on-Chip na świecie.
Kluczowe obowiązki:
- Opracowywanie i debugowanie zaawansowanego stanowiska testowego opartego na UVM.
- Definiowanie, dokumentowanie, opracowywanie i wykonywanie testów i związanego z nimi pokrycia weryfikacyjnego RTL na poziomie systemu.
- Weryfikacja wydajności i weryfikacja uwzględniająca zużycie energii przez system.
- Przeprowadzanie testów regresyjnych i identyfikowanie źródeł problemów, debugowanie projektów RTL w Verilog i SystemVerilog.
- Pomoc w ulepszaniu i udoskonalanie procesu weryfikacji, jego metodologii i związanych z nim metryk.
Wymagania dotyczące doświadczenia i kwalifikacji:
Wymagane:
- Ponad 10-12 lat doświadczenia w projektowaniu i weryfikacji cyfrowych systemów SoC / komponentów IP.
- Ulepszenia procesu weryfikacji przy użyciu języków programowania SW.
- Dobre umiejętności debugowania na stanowisku testowym RTL (Verilog) i UVM/C.
- Doświadczenie w integracji komponentów VIP dostarczonych przez dostawcę w celu weryfikacji na poziomie komponentu i systemu.
- Doskonałe umiejętności rozwiązywania problemów, dobre umiejętności komunikacji i pracy zespołowej.
- Samodzielność, umiejętność pracy przy minimalnym nadzorze.
Pożądane (mile widziane):
- Doświadczenie z protokołami komunikacji ARM AMBA.
- Doświadczenie z metodologią, koncepcją i wykorzystaniem generatorów sprzętu HW.
Wykształcenie:
- Stopień doktora lub magistra elektroniki, informatyki lub dziedzin pokrewnych.
O firmie Arteris:
Firma Arteris jest wiodącym dostawcą systemowych rozwiązań IP służących przyspieszaniu opracowywania i rozwoju systemów na chipie (SoC) we współczesnych systemach elektronicznych. Komponenty IP komunikacji Network-on-Chip (NoC) oraz związane z nimi metody automatyzacji integracji SoC oferowane przez Arteris umożliwiają uzyskanie bardziej efektywnych parametrów pracy systemu przy niższym zużyciu energii, a także pozwalają na wprowadzanie produktu na rynek w znacznie krótszym czasie, pozwalając producentom na obniżenie globalnego kosztu projektowania i produkcji SoC.
Zatrudniając ponad 250 pracowników z siedzibą w Dolinie Krzemowej i biurami na całym świecie, Arteris jest katalizatorem innowacji w dziedzinie projektowania systemów na chipie, dzięki czemu firmy, od start-upów po największych liderów rynku technologicznego, mogą efektywnie opracowywać nowe produkty w oparciu o sprawdzone wysoko konfigurowalne i łatwe w zastosowaniu rozwiązania. Więcej informacji znajduje się na stronie
Uwagi:
Prosimy przesłać CV w języku angielskim.
Wymagane jest ważne pozwolenie na pracę w Polsce lub na terenie Unii Europejskiej.