Arteris permet aux équipes d'ingénierie et de conception des marques les plus transformatrices du monde de connecter et d'intégrer les systèmes sur puce (SoC) d'aujourd'hui qui alimentent l'innovation moderne.
Si vous avez tenu un smartphone, conduit une voiture électronique ou allumé une télévision intelligente, vous avez été en contact avec ce que nous faisons chez Arteris. Ici, l'avenir est littéralement entre vos mains - et quand ce n'est pas le cas, il y a de fortes chances qu'il soit survolé par un drone, un satellite ou dans le cloud d'un centre de données !
Le rôle a pour but d’assurer la génération et la vérification de fichiers d’une IP hautement configurable pour les outils d’implémentation physique.
Les principales responsabilités seront :
- Le développement et débogage de flows, contraintes sur des outils tiers d’implémentation physique.
-
De définir, documenter, développer et exécuter des tests de vérification pour le flow d’implémentation physique/couverture au niveau système.
- Vérifier la qualité des résultats.
- Trier des rapports de problème, débogage.
-
Contribuer à améliorer et à affiner le processus, la méthodologie et les choix d’implémentation physique en lien avec les évolutions des outils et aux techniques contemporaines.
- Se coordonner avec les ingénieurs du matériel (hardware) et logiciel (software) pour résoudre les problèmes de compatibilité matériel/logiciel et d'interface.
- Interagir avec les utilisateurs pour définir les exigences du système et/ou les modifications nécessaires ; fournir des informations sur la maintenance.
Pour ce poste vous devez :
Etre diplômé(e) : Master, Bac + 5 ou Doctorat – Domaines informatique et électronique
- Parler anglais et français couramment
- Au moins 12 ans d'expérience en conception et implémentation de circuits digitaux.
- Connaissance des flows d’implémentation tels que Cadence et Synopsys
- Expertise en débogage d’implémentation physique
- Expérience des contraintes de timing et leur analyse
- Solides connaissances en programmation matérielle (system Verilog) et logicielle (type python/TCL)
- Excellentes aptitudes à la communication.
- Esprit d'équipe.
- Capable de travailler en totale autonomie
Arteris est l'un des principaux fournisseurs d'IP système pour l'accélération du développement de systèmes sur puce (SoC) dans les systèmes électroniques d'aujourd'hui. La propriété intellectuelle d'interconnexion de réseaux sur puce (NoC) et la technologie d'automatisation de l'intégration des systèmes sur puce d'Arteris permettent d'accroître les performances des produits tout en réduisant la consommation d'énergie et en accélérant la mise sur le marché, ce qui se traduit par une amélioration de l'économie des systèmes sur puce et permet aux clients de se concentrer sur l'élaboration des prochaines innovations.
Avec plus de 250 employés, un siège dans la Silicon Valley et des bureaux dans le monde entier, nous sommes un catalyseur de l'innovation SoC pour que les entreprises, des startups aux plus grands leaders du marché technologique, puissent créer efficacement de nouveaux produits avec une flexibilité et une facilité de connectivité éprouvées. Pour en savoir plus, consultez le site www.arteris.com
Arteris enables engineering and design teams at the world’s most transformative brands to connect and integrate today’s system-on-chips (SoCs) that fuel modern innovation.
If you’ve held a smartphone, driven an electronic car, or powered up a smart TV, you’ve come in contact with what we do at Arteris. Here, the future is quite literally in your hands—and when it isn’t, chances are it is flying overhead in a drone, a satellite, or in the cloud at a datacenter!
The purpose of the role is to ensure the generation and verification of highly configurable IP files for physical implementation tools.
Key Responsibilities:
- Develop and debug flows, constraints on third-party physical implementation tools.
- Define, document, develop and execute verification tests for physical implementation/coverage flows at system level.
- Verify quality of results.
-
Triage regressions, debug designs.
- Contribute to improving and refining the process, methodology and choices of physical implementation in line with the evolution of tools and contemporary techniques.
- Coordinates with hardware and software engineers to solve hardware/software compatibility and interface problems.
-
Interact with users to define system requirements and/or necessary modifications; provide maintenance information.
Experience Requirements / Qualifications:
- At least 12 years' experience in digital circuit design and implementation.
- Knowledge of implementation flows such as Cadence and Synopsys
- Expertise in physical implementation debugging.
- Experience of time constraints and their analysis
- Solid knowledge of hardware programming (Verilog system) and software programming (python/TCL type).
- Excellent communication skills.
- Team spirit.
- Able to work in total autonomy
- Fluent English and French
Education Requirements:
- Master’s degree ou Doctorate in engineering or computer science
About Arteris:
Arteris is a leading provider of system IP for the acceleration of system-on-chip (SoC) development across today’s electronic systems. Arteris network-on-chip (NoC) interconnect IP and SoC integration automation technology enable higher product performance with lower power consumption and faster time to market, delivering better SoC economics so its customers can focus on dreaming up what comes next.
With over 250 employees with headquarters in Silicon Valley and offices around the globe, we are a catalyst for SoC innovation so companies ranging from startups to the biggest technology market leaders can effectively create new products with proven connectivity flexibility and ease. Learn more at arteris.com.